大家好,今天小编来为大家解答pci延迟时间这个问题,pci延迟32还是248很多人还不知道,现在让我们一起来看看吧!
本文目录
一、pci latency是什么意思
PCI Latency timer译成中文就是:PCI延迟时钟。
这个指pci设备独占pci总线的时间,值越大,则这个设备利用带宽越充分,但是后面排队的设备就必须等待更长的时间才能开始独占pci总线并工作;所以设置大了可以提高一个设备的速度,设置小了则提高对多个pci设备的响应效率。主板一般默认是32,Omega小组推荐设置成 *** 。
BIOS(基本输入输出 *** )出厂时设置:
1、PNPOSInstalled(是否安装PNP *** 作 *** ,默认值为No)
当使用的是具有即 *** 即用(PNP)功能的 *** 作 *** 时(如Windows95,98),则可选择Yes。
2、SlotXIRQ(PCI *** 槽的中断值,默认值为Auto)
用来设定每一个PCI *** 槽之IRQ值,项目有NA,9,10,11,12,13,14,15,及Auto(即由BIOS自动设定)
3、PCILatencyTimer(默认值为32PCIClock)
采用“32PCIClock”将可使主机板之PCI速度最快。
4、IRQXXUsedBy *** A(默认值为No/ICU)
用来保留特定IRQ给non-PnP之 *** A卡。
5、DMAXXUsedBy *** A(默认值为No/ICU)
用来保留特定DMA信道给non-PnP之 *** A卡。
6、 *** AMEMBlockBASE(默认值为No/ICU)
用来保留给 *** A卡之内存之区块大小与 *** 。
7、SYMBIOSSCSIBIOS(默认值为Auto)
本项功能可选用Auto来启用内建NCRSCSIBIOS,您可选取Disable来取消此项功能。
8、USBFunction(万用端口功能设定,默认值为Disable)
本项功能用来启用USB之功能,本主机板可支持万用串行端口(US,但现在之 *** 作 *** 尚未支持USB功能,所以目前采用默认值为(disable)。
二、pcie延迟时间
pcie延迟时间为32到248。根据pcie官网查询,当设置为较高的值时,每个PCI设备可以有更长的时间处理数据传输,如此可以增加有效的PCI带宽。为了获取更好的PCI效能,可将此项设为较高的值。可选的设置值范围是从32到248,以32为单位递增。延迟时间是表示从特定点得到一个数据包所花的时间,延迟时间是响应延迟和传输延迟之和。
三、两个cpu都需要安装pci-e *** 槽和板载 *** 的完全访问权限
PCI-E *** ,即PCI-EXPRESS LANES *** ,可以支持显示卡。
在Lynnfield酷睿i7/酷睿i5处理器内部,除了像i7那样整合了以往北桥的主要模块——内存 *** 外,Intel连PCI-E *** 也整合进了Lynnfield Core i7/i5当中,因此英特尔过去的三芯片结构CPU+ GMCH+ ICH演变成为了CPU+ PCH的双芯片结构。 PCI-E *** 作为Lynnfield的秘密 *** 。
PCI Express接口模式通常用于显卡网卡等,主板类接口卡。
主板必须有PCI Express专用 *** 槽。
-与PCI和AGP *** 槽相比,PCI-Express更具有潜在的生产价值。
-比PCI总线具有更高的可测量 *** 。
能够满足硬盘 *** ,千兆网卡以及其他一些对带宽需求较大的外设对于带宽的需求。
-不能够象AGP 4x以及8x一样提供给今后游戏中需要的图形升级所需要的大量带宽,不过这种现状,有望在2006年左右由PCI-Express x16改变
除非你安装了千兆网卡或是其他对带宽需求较大的外设,否则PCI Express技术并非唯一的选择,因为PCI以及AGP技术依旧可以满足中端电脑对于带宽的需求。
-PCI-Express技术,版本以及驱动仍然处于初级阶段,会定期升级,换言之就是说这项技术的上升空间还是很大的。集成PCI-E *** 、GPU图形核心的处理器
酷睿i7发布了,不过这只是Nehalem架构的之一步,而且主要面向高端市场,针对主流用户的中低端版本还得等一段时间。
Bloomfield Core i7的架构,人们都已经比较熟悉了:
在2009年第三季度推出的Lynnfield和Bloomfield一样是四核心八线程, *** 缓存也是8MB,不过接口从LGA1366换成了LGA1156,因为它的DDR3内存 *** 是双通道而非 *** 道,连接处理器与北桥的总线也还是DMI而非QPI。DMI总线虽然带宽较低、速度较慢,只有2.0GB/s,但对Lynnfield来说已经够用了。
另外不要忘了Lynnfield的秘密 *** :集成PCI-E *** 。它可以提供16条PCI-E Lane(信道),并支持单x16和双x8模式,因此如果有授权的话就能组件SLI或CrossFire平台。由于PCI-E *** 是集成在处理器内部的,所以在与显 *** 信的时候就不需要绕过北桥了,延迟自然会非常之低。这是否会带来明显的 *** 能提升还不确认,但总归没有坏处。
由于内存 *** 和PCI-E *** 都转移到了处理器内部,芯片组的功能就大大弱化了,届时会改用单芯片设计,只有一颗被称为平台 *** 中心(PCH)的P55 Express,综合了原有南桥的功能。
Intel尚未透露H *** endale GPU的具体规格,估计应该是G45的升级版,可能会和处理器一样使用45nm工艺,速度和功能也有望得到提升。AMD方面也提出了类似的加速处理单元APU,不过从最新路线图看要到2011年才会推出,Intel无疑会抢得先机。不过这同时也意味着,Intel平台都没有新的整合芯片组,这显然是NVIDIA的一个好机会。
在H *** endale平台上使用内置GPU进行显示输出的时候,仍然需要通过北桥,所以在H *** endale处理器和P55芯片组之间有一个显示界面。
另外,H *** endale虽然也提供16条PCI-E Lane,但不能拆分成双x8模式,故而不支持SLI、CrossFire。
按照Intel的Tick-Tock模式,Nehalem之后是Westmere,不过主要是将生产工艺改进到32nm,频率可能会更高一些,缓存可能会更大一些、功耗可能会更低一些,但核心架构不变。
Westmere之后是Sandy Bridge,在32nm工艺的基础上再次升级核心架构,主要是提升浮点 *** 能,比如支持高级适量扩展( *** X)。
四、关于cpu latency timer的问题
1、你写错了。应该是PCI latency timer
2、此项控制每个PCI设备在占用另外一个之前占用总线的时间。此设定值越大,PCI设置保留控制总线的时间越长。每次访问总线都要初试化延迟。PCI延迟时钟的低值会降低PCI频宽效率,而高值会提高效率,设订值从32到248,以32为单位递增。也就是说,指的是PCI设备的延时选项,一般情况下当然是越低越好了但是如果对 *** 产生任何 *** 影响请更改回默认设置
五、pcie2.0与3.0有什么区别
1、PCI-E X16:是一种高速串行计算机扩展总线标准,能满足将来一定时间内出现的低速设备和高速设备的需求。
2、PCI-E 2.0:产品均可支持PCI Express 2.0总线技术,X1模式的扩展口带宽总和可达到1GB/s,X16图形接口更可以达到16GB/s的惊人带宽值。
3、PCI-E 3.0:增加了128b/130b *** 机制,可以确保几乎100%的传输效率,相比此前版本的8b/10b机制提升了25%,从而促成了传输带宽的翻番。
1、PCI-E X16:采用高速串行工作原理,接口传输速率达到2.5GHz。
2、PCI-E 2.0:在1.0版本基础上更进了一步,将接口速率提升到了5GHz,传输 *** 能也翻了一番。
3、PCI-E 3.0:数据传输率达到8GT/s,大大提高了总线带宽,Intel的Sandy Bridge处理器家族的服务器版本也将原生支持PCI-E 3.0。
1、PCI-E X16:更高的更大 *** 总线吞吐量,更低的I/O引脚数量和更小的物理尺寸,更好的总线设备 *** 能缩放,更详细的错误检测和报告机制(高级错误报告,AER)和本机热 *** 拔功能。
2、PCI-E 2.0:采用点对点工作模式,每个PCI设备都有自己的专用传输线路,这样就无需向整条总线申请带宽,可避免多个设备争抢带宽的问题,而在共享结构的PCI *** 中却经常会发生多个设备争抢带宽的情况。
3、PCI-E 3.0:数据复用指示、原子 *** 作、动态电源调整机制、延迟容许报告、宽松传输排序、基 *** 寄存器(BAR)大小调整、I/O页面错误等等,从而全方位提升平台效率、软件模型弹 *** 、架构伸缩 *** 。
参考资料来源:百度百科-pci-e 3.0
参考资料来源:百度百科-PCI Express 2.0
文章到此结束,如果本次分享的pci延迟时间和pci延迟32还是248的问题解决了您的问题,那么我们由衷的感到高兴!